Libros importados con hasta 50% OFF + Envío Gratis a todo USA  Ver más

menú

0
  • argentina
  • chile
  • colombia
  • españa
  • méxico
  • perú
  • estados unidos
  • internacional
portada The Read-Out Controller ASIC for the Atlas Experiment at Lhc (en Inglés)
Formato
Libro Físico
Editorial
Idioma
Inglés
N° páginas
198
Encuadernación
Tapa Dura
Dimensiones
23.2 x 15.0 x 0.6 cm
Peso
0.50 kg.
ISBN13
9783031180736

The Read-Out Controller ASIC for the Atlas Experiment at Lhc (en Inglés)

Stefan Popa (Autor) · Springer · Tapa Dura

The Read-Out Controller ASIC for the Atlas Experiment at Lhc (en Inglés) - Popa, Stefan

Libro Físico

$ 189.46

$ 199.99

Ahorras: $ 10.53

5% descuento
  • Estado: Nuevo
Se enviará desde nuestra bodega entre el Martes 04 de Junio y el Miércoles 05 de Junio.
Lo recibirás en cualquier lugar de Estados Unidos entre 1 y 3 días hábiles luego del envío.

Reseña del libro "The Read-Out Controller ASIC for the Atlas Experiment at Lhc (en Inglés)"

This thesis presents the complete chain from specifications to real-life deployment of the Read Out Controller (ROC) ASIC for the ATLAS Experiment at LHC, including the design of the FPGA-based setup used for prototype validation and mass testing of the approximately 6000 chips. Long-lasting experiments like the ATLAS at the LHC undergo regular upgrades to improve their performance over time. One of such upgrades of the ATLAS was the replacement of a fraction of muon detectors in the forward rapidities to provide much-improved reconstruction precision and discrimination from background protons. This new instrumentation (New Small Wheel) is equipped with custom-designed, radiation-hard, on-detector electronics with the Read Out Controller chip being a mission-critical element. The chip acts as a clock and control signals distributor and a concentrator, buffer, filter and real-time processor of detector data packets. The described and deployed FPGA-based test setup emulates the asynchronous chip context and employs optimizations and automatic clock and data synchronization. The chip's tolerance to nuclear radiation was evaluated by recording its operation while controlled ultrafast neutron beams were incident to its silicon die. Predictions for the operating environment are made. A proposed implementation of an FPGA Integrated Logic Analyzer that mitigates the observed limitations and constraints of the existing ones is included.

Opiniones del libro

Ver más opiniones de clientes
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)
  • 0% (0)

Preguntas frecuentes sobre el libro

Todos los libros de nuestro catálogo son Originales.
El libro está escrito en Inglés.
La encuadernación de esta edición es Tapa Dura.

Preguntas y respuestas sobre el libro

¿Tienes una pregunta sobre el libro? Inicia sesión para poder agregar tu propia pregunta.

Opiniones sobre Buscalibre

Ver más opiniones de clientes